Modul III Counter
PERCOBAAN 1
PERCOBAAN 1
4. Prinsip Kerja[Kembali]
Rangkaian ini terdiri dari 4 buah T flip-flop yang mana clock untuk flip-flop kedua, ketiga, dan keempat. merupakan output dari Q FF sebelumnya.
Jadi rangkaian ini merupakan counter asinkronus karena Pada rangkaian ini clocknya berjalan secara bertahap atau serial clock. Dan dan pin Set dan Reset dalam keadaan non aktif (kondisi tidak ada perubahan) dan T flip-flop berada dalam kondisi toggle karena j&k bernilai 1.
Counter ini dapat menghitung bit dari 0 sampai 15, untuk mereset nilai Bit kita dapat mengaktifkan PIN reset dengan memberikan tegangan rendah atau di groundkan dan kita dapat menSet agar output bernilai 1 dengan cara mengaktifkan pin Set. Pada JK flip flop saat J=1 dan K=1 flip flop berada dalam kondisi toggle(keadaan berlawanan). setiap terjadi trigger output yang baru merupakan invers dari output yang lama.
Jadi rangkaian ini merupakan counter asinkronus karena Pada rangkaian ini clocknya berjalan secara bertahap atau serial clock. Dan dan pin Set dan Reset dalam keadaan non aktif (kondisi tidak ada perubahan) dan T flip-flop berada dalam kondisi toggle karena j&k bernilai 1.
Counter ini dapat menghitung bit dari 0 sampai 15, untuk mereset nilai Bit kita dapat mengaktifkan PIN reset dengan memberikan tegangan rendah atau di groundkan dan kita dapat menSet agar output bernilai 1 dengan cara mengaktifkan pin Set. Pada JK flip flop saat J=1 dan K=1 flip flop berada dalam kondisi toggle(keadaan berlawanan). setiap terjadi trigger output yang baru merupakan invers dari output yang lama.
6. Analisa[Kembali]
1. Analisalah output yang dihasilkan pada percobaan 1 berdasarkan IC yang digunakan! Kapan Họ, H1, H2, dan H3 mengeluarkan outputnya?
Menggunakan IC 74LS112 yang mana trigger terjadi saat kondisi perubahan 1 ke 0 pada clock atau fall Time.
Pada H0 perubahan output terjadi saat terjadi trigger dari clock 1 ke 0 maka akan berubah tiap terjadi tigger dari clock sumber.
Pada H1 perubahan output terjadi pada saat perubahan sinyal h0 dari 1 ke 0 atau perubahan nilai output FF pertama.
Pada H2 perubahan output terjadi pada perubahan sinyal H1 dari 1 ke 0 atau perubahan nilai output Q FF kedua
Pada H3 perubahan output terjadi pada perubahan sinyal H2 dari 1 ke 0 atau perubahan nilai output Q FF ketiga
2. Bagaimana sinyal output yang dihasilkan pada JK Flip Flop ketiga dan keempat? Kapan output itu akan bernilai satu?
Pada JK FF ke-3 output akan bernilai nol sampai ketika terjadi trigger dari FF kedua maka akan berubah menjadi satu dan begitu seterusnya .Setiap JK FF ketiga mendapat trigger maka output akan berubah-ubah atau (toggle).
Pada JK FF ke-4 output akan bernilai nol sehingga saat terjadi trigger dari JK FF ke-3 maka akan berubah menjadi satu dan begitu seterusnya setiap JK FF ke-4 mendapat trigger maka output akan berubah-ubah atau (toggle).
Menggunakan IC 74LS112 yang mana trigger terjadi saat kondisi perubahan 1 ke 0 pada clock atau fall Time.
Pada H0 perubahan output terjadi saat terjadi trigger dari clock 1 ke 0 maka akan berubah tiap terjadi tigger dari clock sumber.
Pada H1 perubahan output terjadi pada saat perubahan sinyal h0 dari 1 ke 0 atau perubahan nilai output FF pertama.
Pada H2 perubahan output terjadi pada perubahan sinyal H1 dari 1 ke 0 atau perubahan nilai output Q FF kedua
Pada H3 perubahan output terjadi pada perubahan sinyal H2 dari 1 ke 0 atau perubahan nilai output Q FF ketiga
2. Bagaimana sinyal output yang dihasilkan pada JK Flip Flop ketiga dan keempat? Kapan output itu akan bernilai satu?
Pada JK FF ke-3 output akan bernilai nol sampai ketika terjadi trigger dari FF kedua maka akan berubah menjadi satu dan begitu seterusnya .Setiap JK FF ketiga mendapat trigger maka output akan berubah-ubah atau (toggle).
Pada JK FF ke-4 output akan bernilai nol sehingga saat terjadi trigger dari JK FF ke-3 maka akan berubah menjadi satu dan begitu seterusnya setiap JK FF ke-4 mendapat trigger maka output akan berubah-ubah atau (toggle).
File HTML klik disini
Rangkaian Simulasi Proteus klik disini
File Video Rangkaian klik disini
Datasheet 74ls112 klik disini
Rangkaian Simulasi Proteus klik disini
File Video Rangkaian klik disini
Datasheet 74ls112 klik disini
Tidak ada komentar:
Posting Komentar