Tugas Pendahuluan 1 (M4)



Modul IV Shift Register & Seven Segment



1. Kondisi[Kembali]

Modul 4 Percobaan 1 Kondisi 4
Buatlah rangkaian seperti gambar percobaan 1 dengan menggunakan D flip flop

Percobaan 1 Kondisi 4


Gambar rangkaian sebelum disimulasikan


Gambar rangkaian setelah disimulasikan


3. Video Simulasi[Kembali]

Percobaan 1 Kondisi 4









Rangkaian ini terdiri dari 4 buah D flip-flop yang mana clock untuk  tiap flip-flop sama.
jadi rangkaian ini merupakan shift register Serial In Serial Out (SISO), karena input masuk secara bertahap dan output juga keluar secara bertahap.

Dan dan pin Set dari FF pertama berada pada SW 4,Set dari FF kedua berada pada SW 3 saklar,Set dari FF ketiga berada pada SW 2, dan Set dari FF keempat berada pada SW 1.  
Output Q FF 1 di hubungkan ke D FF kedua, Output Q FF kedua di hubungkan ke D FF ketiga, dan Output Q FF ketiga di hubungkan ke D FF keempat.
 
Reset tiap FF dihubungkan ke Saklar 7.

Saklar 5 dan clock dijadikan sebagai inputan gerbang AND sebelum di masukkan ke PIN CLK masing masing FF.
Saklar 6 dijadikan sebagai inputan D FF pertama.

Shift register berguna untuk menyimpan data sementara dan mentransfer data. pada rangkaian ini digunakan metode serial in serial out. maka jika kita mengirim data 4 bit, diperlukan 4 clock untuk mencapai kondisi "Output terbaca", dan 4 clock lagi  agar mencapai kondisi "Data Terkirim". maka untuk mengirimkan data 4 bit menggunakan SISO, diperlukan 8 kali trigger clock.
Clock digunakan sebagai trigger sehingga data akan bergeser.

File HTML klik disini
Rangkaian Simulasi Proteus klik disini
File Video Rangkaian klik disini
Datasheet 4013 klik disini
Datasheet 4081 klik disini
 






Tidak ada komentar:

Posting Komentar